Новакомп
Главная страница | Регистрация | Вход
Понедельник
06.01.2025
01:33
Приветствую Вас Гость | RSS
Начало » 2007 » Июнь » 15 » Intel: интерфейс для многоядерных процессоров будущего
Intel: интерфейс для многоядерных процессоров будущего
Мы уже знаем, что в процессорах семейства Intel Nehalem место традиционной шины FSB займет так называемый последовательный интерфейс point-to-point interconnect. С появлением двухкристальных CPU стало ясно, что очень важную роль в быстродействии таких многоядерных процессоров играет интерфейс сопряжения чипов и морально устаревшая шина FSB не сможет удовлетворить все потребности "многоядерников". На недавно прошедшем в Японии симпозиуме VLSI компания Intel рассказала о своих исследованиях и планах развития многоядерных процессоров и раскрыла некоторые новые подробности строения CPU следующих поколений (очевидно, к Nehalem эти нововведения не относятся).

По сообщению EE Times, в процессорах будущего будет применяться новый способ сопряжения кристаллов (chip-to-chip interconnect), сочетающий очень низкое потребление мощности и огромные скорости передачи данных – вплоть до 15 Гбит/с. Другой источник, TG Daily, уточняет, что на скорости до 5 Гбит/с удельное потребление мощности составляет 2,7 мВт на Гбит/с , на скорости 10 Гбит/с - до 3,6 мВт, при 15 Гбит/с – до 5 мВт.

Новый интерфейс объединяет целый комплекс прогрессивных разработок. Его архитектура предусматривает механизм динамического масштабирования тактовой частоты и уровней напряжения чипа-передатчика (transmitter) и чипа-приемника (receiver). Для ускорения операций обмена данными Intel применила мощный трансивер ввода/вывода. Теоретически благодаря использованию новых методик можно создавать интерфейсы с пропускной способностью, втрое превышающей современные показатели. При этом потребление мощности в среднем сокращается на 75% (например, перспективная шина PCI Express 2.0 по энергоэффективности в семь раз проигрывает новой разработке).

Среди прочих важных нововведений стоит отметить блок-планировщик (scheduling unit), призванный аппаратно улучшить управление потоками в многоядерных процессорах. Отмечается, что такой блок удвоил производительность виртуальной модели 64-ядерного CPU.

Пока ничего неизвестно о сроках внедрения новых разработок в коммерческие продукты. Будем с нетерпением ждать очередных откровений представителей Intel.

http://www.3dnews.ru/

Категория: Что новенького? | Просмотров: 847 | Добавил: nik | Рейтинг: 0.0 |
Всего комментариев: 1
1 Chichkanov  
0
Благодарствую!

Добавлять комментарии могут только зарегистрированные пользователи.
[ Регистрация | Вход ]
Разделы новостей
Поступило в продажу [12]
Что новенького? [9]
Форма входа
Календарь новостей
«  Июнь 2007  »
ПнВтСрЧтПтСбВс
    123
45678910
11121314151617
18192021222324
252627282930
Поиск по новостям
Друзья сайта
Наш опрос
Делаете ли вы покупки в интернет-магазинах?
Всего ответов: 9
Статистика
Copyright MyCorp © 2006
Создать бесплатный сайт с uCoz